Urjtag.

urjtag é uma ferramenta para se comunicar sobre o jtag com chips flash, CPUs e muito mais.
Baixe Agora

Urjtag. Classificação e resumo

Propaganda

  • Rating:
  • Licença:
  • GPL
  • Preço:
  • FREE
  • Nome do editor:
  • Kolja Waschk
  • Site do editor:
  • http://www.urjtag.org/

Urjtag. Tag


Urjtag. Descrição

UrJTAG é uma ferramenta para a comunicação através JTAG com chips de memória flash, CPUs, e muitos mais. UrJTAG é uma ferramenta para a comunicação através JTAG com chips de memória flash, CPUs, e muitos mais. É preciso sobre as ferramentas jtag openwince bem comprovadas planos code.Future incluem a conversão da base de código em uma biblioteca que pode ser usada com outras aplicações. Um protocolo de comunicação remota flexível que pode ser usado em quase qualquer tipo de ligação em série (incluindo TCP / IP) está actualmente a ser defined.JTAG (IEEE 1149.1) é uma interface serial para o ensaio de dispositivos com circuitos integrados. O problema que a interface JTAG foi projetado para resolver é verificar se as conexões entre ICs estão OK. Portanto, você pode definir e verificar as entradas e saídas de ICs. A fim de salvar pinos e lógica um design série muito simples, foi inventado.? Um pino de entrada de série? Um pino de saída de série? Um relógio alfinete? Um pino de controlo O pino de controlo (em conjunto com o relógio) permite comutar estados do dispositivo. Uma máquina de estado no interior de cada chip pode ser controlada, por exemplo para redefinir o dispositivo. Esta máquina de controle também permite ter dois registos de deslocamento interno em cada dispositivo (embora só temos de entrada e um pino de saída). Os registros são chamados de registo de instrução (IR) e registar dados (DR). A ferramenta UrJTAG atual permite que você defina o IR e conjunto e obter o DR. Ele não permite-lhe controlar diretamente o StateMachine (ainda) adaptadores .Supported JTAG / cabos? Cabo JTAG Arcom? Altera ByteBlaster / ByteBlaster II / ByteBlasterMV Porta Paralela Baixar cabo? Altera USB-Blaster e http://www.ixo.de/info/usb_jtag compatível? Xilinx DLC5 JTAG cabo paralelo III? Cabo JTAG EA253 ETC? Cabo JTAG EI012 ETC? Ka-Ro TRITON (PXA255 / 250) JTAG cabo? Keith e Koep JTAG cabo? Malha porta paralela JTAG cabo? Cabo JTAG Mpcbdm? Cabo JTAG Wiggler Macraigor? Olimex FT2232 baseado em ARM-USB-JTAG? Outros cabos JTAG USB baseada FT2232 (experimental)? Xilinx Platform Cabo USB (experimental) partes JTAG-aware (chips) Os dados / da instalação UrJTAG tem um pouco mais, mas pelo menos o seguinte são suportados :? Altera EP1C20F400? Altera EPM7128AETC100? Analog Devices Sharc-21065L? Atmel ATmega128 (suporte parcial)? Broadcom BCM1250? Broadcom BCM3310 (suporte parcial)? Broadcom BCM5421S? Broadcom BCM4712 (suporte parcial)? Dezembro SA1100? Hitachi HD64465? Hitachi SH7727? Hitachi SH7729? IBM PowerPC 440GX? Intel IXP425? Intel SA1110? Intel PXA250 / PXA255 / PXA260 / PXA261 / PXA262 / PXA263? LC4032V estrutura? Malha M4A3-64 / 32? Malha M4A3-256 / 192? Motorola MPC8245? Samsung S3C4510B? Afiada LH7A400? Toshiba TX4925 / TX4926? Xilinx XC2C256-TQ144? Xilinx XCR3032XL-VQ44? Xilinx XCR3128XL-CS144? Xilinx XCR3128XL-VQ100? Xilinx XCR3256XL-FT256 flash chipsNote Nem todos os chips são suportadas em todas as configurações possíveis, pode haver combinações não testadas do tipo de chip, largura de ônibus, ?? Intel 28FxxxJ3A (28F320J3A, 28F640J3A, 28F128J3A)? Intel 28FxxxK3 (28F640K3, 28F128K3, 28F256K3)? Intel 28FxxxK18 (28F640K18, 28F128K18, 28F256K18)? AMD Am29LV64xD (Am29LV640D, Am29LV641D, Am29LV642D)? AMD Am29xx040B (AM29F040B, Am29LV040B) Requisitos: · Readline (provavelmente é uma parte padrão da sua distribuição) O que há de novo nesta versão: · O analisador BSDL foi reescrito com suporte adicional para IEEE 1532 extensões. · Internamente, muitas variáveis globais foram removidos, o que é uma grande melhoria para todos aqueles que desejam usar UrJTAG como uma biblioteca. · A comunicação de baixo nível com cabos USB foi devidamente separados do que com cabos Parport em Novo "usbconn" e "Parport" condutores de ligação, tornando mais fácil para suportar novos cabos USB com seus protocolos personalizados nativamente. · Muitos aborrecimentos e bugs foram corrigidos.


Urjtag. Software Relacionado

Fsmdesigner4.

FSMDesigner4 é uma implementação baseada em C ++ para uma ferramenta de design da máquina de estado finito (FSM) com geração de HDL integrada. ...

250

Download

ASCO.

A Asco Project pretende trazer recursos de otimização de circuitos aos simuladores de especiarias existentes. ...

167

Download

Saga Gis.

Saga GIS (sistema para análise geo-científica automatizada) é um sistema de informação geográfica (GIS). ...

1,828

Download